Anzeige

Vereinfachter Anschluss

Schnellere FPGA Anbindung für neue Sony CMOS Sensoren

Bild: Framos GmbHBild: Framos GmbH
Schema eines Kameradesigns mit einem Sensorauswertungs-Erweiterungspaket für ein Xilinx Ultrascale Evaluation-Board.

Acht Lanes mit je 2,376Gbps

Mit bis zu acht Lanes, die jeweils 2,376Gbps bieten, steht mit SLVS-EC (Scalable Low-Voltage Signaling with Embedded Clock) eine neue Sensorschnittstelle zur Verfügung, die den Anforderungen der Industrie hinsichtlich Auflösung und Geschwindigkeit gerecht wird. Die Ausgabegeschwindigkeit wurde gegenüber der zweiten CMOS-Generation von Sony auf 18,4Gbps fast verdoppelt. Es stehen damit mehr als dreimal höhere Bandbreiten pro Lane und höhere Auflösungen zur Verfügung, sowie ein einfacheres Systemdesign gegenüber den gängigen SubLVDS-Schnittstellen. Mit SLVS-EC können Anwender von schnelleren und leistungsfähigeren Sensoren sowie größeren Kabellängen, oder - wenn sie weniger Lanes nutzen - von einem vereinfachten und damit kleineren Hardwaredesign profitieren. Mit ihrer integrierten Taktung (Embedded Clock) ist die Schnittstelle robust gegenüber Taktversätzen, was eine höhere Bandbreite ermöglicht und dedizierte Clock-Lanes überflüssig macht.

Framos GmbH

Dieser Artikel erschien in inVISION 3 2018 - 05.06.18.
Für weitere Artikel besuchen Sie www.invision-news.de